카 오디오용 디지털 신호 프로세서 SAA7706H. 참조 데이터
무선 전자 및 전기 공학 백과사전 / 미세 회로의 응용
기사에 대한 의견
PHILIPS의 DSP(디지털 신호 프로세서) SAA7706H는 카 오디오 시스템의 일부로 신호 처리를 위해 설계되었습니다. 초소형 회로는 주변 부품이 조립되는 중심 장치입니다.
SA7706H가 제공하는 많은 기능 중에서 주요 기능을 강조합니다.
- 간섭으로 인한 튜너의 신호 왜곡 억제;
- FM 및 AM 변조를 위한 스테레오 디코딩
- RDS 시스템 신호의 복조
- 카세트 데크의 신호를 위한 Dolby-B 노이즈 감소 시스템
- CD 드라이브에서 사전 왜곡된 신호 수정
- 볼륨 제어, 채널 균형, 사운드 포지셔닝(전후방) 및 동적 범위 압축.
SAA7706H 칩의 일부 기능은 하드웨어로 구현됩니다. 이들은 간섭 억제, FM 스테레오 디코더 및 RDS 복조기입니다.
이 칩(SAA7706H)의 주요 기능은 전면 및 후면 스테레오 채널을 통해 다양한 소스의 신호 재생을 분리하는 기능입니다(예: 자동차 운전자는 라디오를 들을 수 있고 뒷좌석 승객은 들을 수 있습니다) CD에서 음악으로).
외부 디지털 신호 처리 장치(예: 추가 음향 효과 프로세서)와 통신하기 위해 마이크로 회로(SAA7706H)는 디지털 데이터 교환을 위한 2개의 직렬 채널(I7706S 인터페이스의 XNUMX개 입력 및 XNUMX개 출력 채널)을 제공합니다. 또한 초소형 회로(SAAXNUMXH)에는 XNUMX개의 SPDIF 인터페이스 입력이 있습니다.
마이크로 회로의 기능은 I 인터페이스를 통해 외부 마이크로 컨트롤러에 의해 제어됩니다.2C.
또한 칩(SAA7706H)은 다음을 제공합니다.
- 5차의 3개 시그마-델타 아날로그-디지털 변환기(ADC);
- 1차 시그마-델타 ADC XNUMX개;
- 4배 오버샘플링을 지원하는 128개의 DAC(디지털-아날로그 변환기)
- 출력 아날로그 신호의 내장 필터
- 무선 범위 신호와 오디오 범위 신호의 동시 처리
- 디지털 FM 스테레오 디코더
- FM 신호의 디지털 간섭 억제
- 별도의 ADC를 사용한 RDS 신호의 복조 및 출력 데이터 버퍼링 가능성
- 음성 신호(전화, 내비게이션 시스템)에 대한 공통 모드 억제(모노)가 있는 XNUMX개의 입력, 음성 신호를 전면 채널로 혼합
- 외부 신호 소스(CD 플레이어, CD 체인저 등)를 위한 공통 모드 억제(스테레오)가 있는 XNUMX개의 입력;
- 카세트 데크의 신호 입력
- 외부 AM 스테레오 디코더의 신호용 스테레오 입력
- I2S 인터페이스를 통한 외부 신호 보조 프로세서 연결 지원
- 단락으로부터 사운드 신호 출력 보호
- SAA7705 및 SAA7708 칩과의 핀 호환성
- 마이크로 회로의 디지털 입력은 5V 레벨 신호와 호환됩니다.
- 모든 아날로그 입력은 고주파수 픽업(예: 휴대폰)으로부터 보호됩니다.
마이크로 회로의 프로그램 제어 기능:
- 볼륨 레벨 조정, 저주파 및 고주파수, 스테레오 채널 및 후면/전면 균형;
- 4채널 5밴드 파라메트릭 이퀄라이저로 조정
- 9대역 신호 스펙트럼 분석기에 의한 조정
- 다기능 톤 제너레이터 제어(전화 통화 등을 위해)
- 볼륨 레벨의 큰 차이를 부드럽게 하기 위한 시스템;
- 모든 신호 매개변수의 개별 제어 및 전면 및 후면 채널에 대한 개별 신호 소스 선택
- 낮은 볼륨(라우드니스) 및 베이스 부스트 시스템을 위한 동적 라우드니스 시스템;
- 신호 레벨 모니터링;
- 카세트 데크 및 음반 검색 시스템의 신호에 대한 주파수 응답 보정
- CD 드라이브의 신호에 대한 사전 강조 보정
- 음성 신호(전화, 내비게이션 시스템)와 주 신호의 혼합
- 튜너의 AM 신호용 디지털 스테레오 디코더(CQUAM)(일부 칩 소프트웨어 버전)
- 디지털 간섭 억제;
- 볼륨 레벨을 부드럽게 낮추어 소리를 음소거합니다(소프트 음소거).
초소형 회로는 QFP80 패키지로 생산됩니다.
테이블에서. 1은 미세 회로의 주요 매개 변수를 보여주고 표에 나와 있습니다. 2 - 결론의 목적.
표 1. SAA7706H 칩의 주요 작동 매개변수
음식 |
|
공급 전압, V |
3 ... 3,6 |
디지털 신호 처리 노드에서 소비하는 전류, mA |
150보다 더 이상 없다 |
아날로그 신호 처리 장치에서 소비하는 전류(모든 입력에 신호가 없는 경우), mA |
60보다 더 이상 없다 |
최대 전력 손실, mW |
750보다 더 이상 없다 |
FM 튜너의 오디오 신호 처리 경로(FM_MPX 입력) |
|
최대 입력 신호 레벨, V |
0,368 |
비선형 왜곡 레벨(입력 신호 레벨 0,368V), dB |
-65 이하 |
신호 대 잡음비, dB |
적어도 81 |
다른 오디오 신호 소스의 처리 경로 |
|
최대 입력 신호 레벨, V |
0,66 |
비선형 왜곡 레벨(입력 신호 레벨 0,368V), dB |
-75 이하 |
신호 대 잡음비, dB |
적어도 90 |
출력 DAC 매개변수 |
|
신호 레벨에 대한 비선형 왜곡 및 노이즈 레벨의 합계 비율, dB |
-85 이하 |
신호 대 잡음비, dB |
105 |
석영 공진기 주파수, MHz |
11,2896 |
표 2. SAA7706H 칩의 핀 할당
출력 번호 |
신호 지정 |
기술 |
1 |
VDACP |
모든 ADC 마이크로 회로에 대한 기준 전압 |
2 |
VDACN1 |
ADC1 공통 기준 전압 |
3 |
LEVEL |
튜너(FM 또는 AM)의 신호 레벨 조정 |
4 |
NAV_GND |
공통 모드 억제 입력(내비게이션 시스템의 음성) |
5 |
POM |
출력 DAC에 대한 켜기 지연 입력. 지연 시간은 이 입력에 연결된 커패시터를 결정합니다. |
6 |
RRV |
사운드 신호 출력(오른쪽 채널, 후면) |
7 |
AUX_L |
오디오 신호 입력(왼쪽 채널) |
8 |
AUX_R |
오디오 신호 입력(오른쪽 채널) |
9 |
RLV |
오디오 신호 출력(왼쪽 채널, 후면) |
10 |
브이 SSA2 |
공통 출력 DAC 및 SPDIF 인터페이스 회로 |
11 |
V DDA2 |
전원 출력 DAC 및 SPDIF 인터페이스 회로 |
12 |
VREFDA |
출력 DAC의 기준 전압 |
13 |
FRV |
오디오 신호 출력(오른쪽 채널, 전면) |
14 |
CD_R_GND |
공통 모드 억제 입력, CD 또는 카세트 데크 오른쪽 채널 |
15 |
DSP2_INOUT2 |
소프트웨어 구성 가능한 DSP2 상태 입력/출력(2) |
16 |
FLV |
오디오 신호 출력(왼쪽 채널, 전면) |
17 |
DSP2_INOUT1 |
소프트웨어 구성 가능한 DSP2 상태 입력/출력(1) |
18 |
DSP2_INOUT3 |
소프트웨어 구성 가능한 DSP2 상태 입력/출력(3) |
19 |
DSP2_INOUT4 |
소프트웨어 구성 가능한 DSP2 상태 입력/출력(4) |
20 |
루포 |
클럭 출력 |
21 |
TP1 |
입력은 칩 테스트에만 사용됩니다. 작동 중 공통 와이어에 연결할 수 있습니다. |
22 |
V DDD3V7 |
인터페이스 회로의 공급 전압 입력 |
23 |
브이 SSD3V7 |
공통 인터페이스 회로 |
24 |
SPDIF2 |
SPDIF 인터페이스의 입력(1) |
25 |
SPDIF1 |
SPDIF 인터페이스의 입력(2) |
26 |
SYSFS |
시계 입력 |
27 |
CD_WS |
CD-ROM 드라이브의 직렬 라인 워드 선택 신호 |
28 |
CD_DATA |
CD 드라이브의 직렬 데이터 라인 |
29 |
CD_CLK |
CD 드라이브의 직렬 시계 라인 |
30 |
IIS_CLK |
인터페이스 클록 출력 I 2 S |
31 |
IIS_IN1 |
I 1 S 인터페이스 데이터 입력 라인 2 |
32 |
IIS_IN2 |
I 2 S 인터페이스 데이터 입력 라인 2 |
33 |
IIS_WS |
인터페이스 워드 선택 신호 출력 I 2 S |
34 |
IIS_OUT1 |
I 1 S 인터페이스 데이터 출력 라인 2 |
35 |
IIS_OUT2 |
I 2 S 인터페이스 데이터 출력 라인 2 |
36 |
V DDD3V6 |
인터페이스 회로용 전원 |
37 |
브이 SSD3V6 |
공통 인터페이스 회로 |
38 |
DSP1_IN1 |
DSP1에 대한 상태 입력 1 |
39 |
DSP1_IN2 |
DSP2에 대한 상태 입력 1 |
40 |
DSP1_OUT1 |
DSP1에 대한 상태 출력 1 |
41 |
DSP1_OUT2 |
DSP2에 대한 상태 출력 1 |
42 |
DSP_리셋 |
초기 리셋 신호. 액티브 레벨? 짧은 |
43 |
RTCB |
테스트 블록 리셋 신호. 내부 종단 저항을 통해 공통 연결 |
44 |
SHTCB |
테스트 블록 클럭 |
45 |
TSCAN |
테스트 블록 제어 신호 |
46 |
V DDD3V5 |
인터페이스 회로용 전원 |
47 |
브이 SSD3V5 |
공통 인터페이스 회로 |
48 |
V DDD3V1 |
인터페이스 회로용 전원 |
49 |
브이 SSD3V1 |
공통 인터페이스 회로 |
50 |
브이 SSD3V2 |
공통 인터페이스 회로 |
51 |
V DDD3V2 |
인터페이스 회로용 전원 |
52 |
V DDD3V3 |
인터페이스 회로용 전원 |
53 |
브이 SSD3V3 |
공통 인터페이스 회로 |
54 |
브이 SSD3V4 |
공통 인터페이스 회로 |
55 |
V DDD3V4 |
인터페이스 회로용 전원 |
56 |
A0 |
I 2 C 인터페이스 주소 선택 입력 또는 테스트 블록 직렬 데이터 입력 |
57 |
SCL |
버스 시계 I 2 C |
58 |
SDA |
버스 데이터 라인 I 2 C |
59 |
RDS_CLOCK |
RDS 데이터 클럭 입출력 |
60 |
RDS_데이터 |
RDS 직렬 데이터 출력 |
61 |
SEL_FR |
FM_MPX 입력 동작 모드 전환 신호 입력 |
62 |
VSS(OSC) |
공통 클록 생성기 |
63 |
OSC_IN |
석영 공진기 연결에 대한 결론 |
64 |
OSC_OUT |
석영 공진기 연결에 대한 결론 |
65 |
VDD(OSC) |
시계 전원 공급 장치 |
66 |
AM_R/AM |
AM 튜너의 오디오 신호 입력(오른쪽 채널) 또는 외부 스테레오 디코더를 사용할 수 없는 경우 AM 튜너의 신호 |
67 |
AM_L/NAV |
AM 튜너의 오디오 입력(왼쪽 채널) 또는 내비게이션 시스템의 음성 입력 |
68 |
작은 초 |
카세트 데크 오른쪽 채널 오디오 입력 |
69 |
테이프_L |
카세트 데크 왼쪽 채널 오디오 입력 |
70 |
CD_R |
CD 드라이브 오른쪽 채널 오디오 입력 |
71 |
전화 |
공통 모드 억제 입력, 전화 음성 |
72 |
CD_L |
CD 드라이브의 왼쪽 채널에 대한 오디오 입력 |
73 |
전화_GND |
공통 모드 억제 입력, 전화 음성 |
74 |
V DDA1 |
모든 ADC를 위한 전원 공급 장치 |
75 |
브이 SSA1 |
공통 ADC 및 ADC3 |
76 |
VDACN2 |
ADC2 공통 기준 전압 |
77 |
CD_(L)_GND |
공통 모드 억제 입력, CD 또는 카세트 데크의 왼쪽 채널 |
78 |
브래파드 |
모든 ADC의 입력/출력, 기준 전압 |
79 |
FM_RDS |
FM 튜너의 RDS 신호 입력 |
80 |
FM_MPX |
FM 튜너 입력 |
저자: Vladimir Zaitsev; 간행물: remserv.ru
다른 기사 보기 섹션 참고 자료.
읽고 쓰기 유용한 이 기사에 대한 의견.
<< 뒤로
과학 기술의 최신 뉴스, 새로운 전자 제품:
정원의 꽃을 솎아내는 기계
02.05.2024
현대 농업에서는 식물 관리 과정의 효율성을 높이는 것을 목표로 기술 진보가 발전하고 있습니다. 수확 단계를 최적화하도록 설계된 혁신적인 Florix 꽃 솎기 기계가 이탈리아에서 선보였습니다. 이 도구에는 이동식 암이 장착되어 있어 정원의 필요에 맞게 쉽게 조정할 수 있습니다. 운전자는 조이스틱을 사용하여 트랙터 운전실에서 얇은 와이어를 제어하여 얇은 와이어의 속도를 조정할 수 있습니다. 이 접근 방식은 꽃을 솎아내는 과정의 효율성을 크게 높여 정원의 특정 조건은 물론 그 안에 자라는 과일의 종류와 종류에 대한 개별 조정 가능성을 제공합니다. 다양한 유형의 과일에 대해 2년 동안 Florix 기계를 테스트한 후 결과는 매우 고무적이었습니다. 몇 년 동안 Florix 기계를 사용해 온 Filiberto Montanari와 같은 농부들은 꽃을 솎아내는 데 필요한 시간과 노동력이 크게 감소했다고 보고했습니다.
...>>
고급 적외선 현미경
02.05.2024
현미경은 과학자들이 눈에 보이지 않는 구조와 과정을 탐구할 수 있도록 함으로써 과학 연구에서 중요한 역할을 합니다. 그러나 다양한 현미경 방법에는 한계가 있으며, 그 중 적외선 범위를 사용할 때 해상도의 한계가 있습니다. 그러나 도쿄 대학의 일본 연구자들의 최근 성과는 미시세계 연구에 새로운 가능성을 열어주었습니다. 도쿄 대학의 과학자들은 적외선 현미경의 기능에 혁명을 일으킬 새로운 현미경을 공개했습니다. 이 첨단 장비를 사용하면 살아있는 박테리아의 내부 구조를 나노미터 규모의 놀라운 선명도로 볼 수 있습니다. 일반적으로 중적외선 현미경은 해상도가 낮다는 한계가 있지만 일본 연구진의 최신 개발은 이러한 한계를 극복했습니다. 과학자들에 따르면 개발된 현미경은 기존 현미경의 해상도보다 120배 높은 최대 30나노미터 해상도의 이미지를 생성할 수 있다고 한다. ...>>
곤충용 에어트랩
01.05.2024
농업은 경제의 핵심 부문 중 하나이며 해충 방제는 이 과정에서 필수적인 부분입니다. 심라(Shimla)의 인도 농업 연구 위원회-중앙 감자 연구소(ICAR-CPRI)의 과학자 팀은 이 문제에 대한 혁신적인 해결책, 즉 풍력으로 작동되는 곤충 공기 트랩을 생각해냈습니다. 이 장치는 실시간 곤충 개체수 데이터를 제공하여 기존 해충 방제 방법의 단점을 해결합니다. 트랩은 전적으로 풍력 에너지로 구동되므로 전력이 필요하지 않은 환경 친화적인 솔루션입니다. 독특한 디자인으로 해충과 익충을 모두 모니터링할 수 있어 모든 농업 지역의 개체군에 대한 완전한 개요를 제공합니다. "적시에 대상 해충을 평가함으로써 우리는 해충과 질병을 모두 통제하는 데 필요한 조치를 취할 수 있습니다"라고 Kapil은 말합니다. ...>>
아카이브의 무작위 뉴스 100코어 프로세서 이지칩 TILE-Mx100
28.02.2015
EZchip Semiconductor는 멀티 코어 프로세서의 TILE-Mx 제품군을 출시했습니다. EZchip TILE-Mx100 프로세서는 100개의 ARMv8-A 코어로 구성되어 세계에서 가장 멀티코어 64비트 ARM 프로세서입니다.
EZchip TILE-Mx100 프로세서는 NFV(네트워크 기능 가상화) 도구를 포함한 네트워크 장비용으로 설계되었습니다. 많은 수의 코어, 코어 간의 고성능 통신 및 패킷 처리 가속기의 존재 - 이 모든 것을 통해 이 애플리케이션 영역에서 요구되는 고성능 및 기능을 제공할 수 있습니다.
TILE-Mx는 GbE, 10GbE, 25GbE, 40GbE, 50GbE, 심지어 100GbE와 PCI-Express를 포함한 다양한 인터페이스를 갖추고 있습니다.
TILE-Mx의 평가 샘플 인도는 내년 하반기부터 시작된다.
|
다른 흥미로운 소식:
▪ 닭은 지리적 발견에 대해 이야기합니다.
▪ 레이저는 종양을 물리 칠 것입니다
▪ eHighway 전기 아우토반
▪ 침팬지 발명가
▪ 7달러 현대 A80 태블릿: 1,5GHz, Android 4.0
과학 기술 뉴스 피드, 새로운 전자 제품
무료 기술 라이브러리의 흥미로운 자료:
▪ 사이트 전기 기술자 핸드북 섹션. 기사 선택
▪ 기사 돌 위에서 낫을 찾았습니다. 대중적인 표현
▪ 기사 페르시아 왕 다리우스 XNUMX세는 자신의 국가에서 법 준수를 어떻게 장려했습니까? 자세한 답변
▪ 기사 고속도로의 조립식 암거 설치자. 노동 보호에 관한 표준 지침
▪ 기사 144-146MHz 범위의 자동차 라디오. 무선 전자 및 전기 공학 백과사전
▪ 기사 스위치 조명. 무선 전자 및 전기 공학 백과사전
이 기사에 대한 의견을 남겨주세요:
이 페이지의 모든 언어
홈페이지 | 도서관 | 조항 | 사이트 맵 | 사이트 리뷰
www.diagram.com.ua
2000-2024