라디오 전자 및 전기 공학의 백과사전 200와트 PC 전원 공급 장치 구성표에 대한 완전한 설명입니다. 무선 전자 및 전기 공학 백과사전 다음은 200와트 스위칭 전원 공급 장치(PS6220C, 대만제) 중 하나의 회로도에 대한 전체 설명입니다. 교류 전원 전압은 F101 4A 전원 퓨즈, 요소 C101, R101, L101, C104, C103, C102 및 초크 L102, L103으로 구성된 노이즈 억제 필터를 통해 PWR SW 전원 스위치를 통해 다음을 위해 공급됩니다.
JP1 커넥터에서 AC 주전원 전압이 다음으로 공급됩니다.
정류기 VR1의 출력에서 필터 C1, C2의 평활 커패시턴스가 켜집니다. THR 서미스터는 이러한 커패시터의 초기 돌입 충전 전류를 제한합니다. 115V/230V 스위치 SW를 사용하면 220-240V 네트워크와 110/127V 네트워크 모두에서 UPS에 전원을 공급할 수 있습니다. 고저항 저항 R1, R2, 션트 커패시터 C1, C2는 발룬(C1과 C2의 전압을 균등화)이며 UPS가 주전원에서 꺼진 후에도 이러한 커패시터의 방전을 보장합니다. 입력 회로의 작동 결과는 약간의 리플과 함께 +310V와 동일한 DC 네트워크 Uep의 정류 전압의 버스에 나타납니다. 이 UPS는 UPS가 네트워크에 연결된 후 1차 권선에서 특수 시동 변압기 T25에 구현되는 강제(외부) 여기가 있는 시동 회로를 사용합니다. 공급망. 이 전압은 다이오드 D26, D1에 의해 정류되며 30차 권선 T4과 함께 중간점이 있는 전파 정류 회로를 형성합니다. CXNUMX은 제어 칩 UXNUMX에 전원을 공급하는 데 사용되는 정전압이 생성되는 필터의 평활 커패시턴스입니다. TL494 IC는 전통적으로 이 UPS의 제어 칩으로 사용됩니다. 커패시터 C30의 공급 전압은 단자 12 U4에 적용됩니다. 결과적으로 내부 기준 소스 Uref = -14V의 출력 전압이 U4의 핀 5에 나타나고 미세 회로의 내부 톱니 전압 발생기가 시작되며 직사각형 펄스 시퀀스 인 핀 8과 11에 제어 전압이 나타납니다 음의 리딩 에지가 있고 반주기 동안 서로 상대적으로 이동합니다. U29 칩의 핀 50와 5에 연결된 요소 C6, R4은 내부 칩 생성기에 의해 생성되는 톱니파 전압의 주파수를 결정합니다. 이 UPS의 매칭 단계는 별도의 제어가 가능한 트랜지스터 없는 회로에 따라 이루어집니다. 커패시터 C30의 공급 전압은 제어 변압기 T2, T3의 4차 권선 중간점에 공급됩니다. IC U9의 출력 트랜지스터는 정합 스테이지 트랜지스터의 기능을 수행하며 OE 회로에 따라 연결됩니다. 두 트랜지스터의 이미 터 (마이크로 회로의 핀 10와 2)는 "본체"에 연결됩니다. 이 트랜지스터의 콜렉터 부하는 U3 마이크로 회로의 단자 8, 11(출력 트랜지스터의 개방형 콜렉터)에 연결된 제어 변압기 T4, T2의 3차 반권입니다. 다이오드 D22, D23이 연결된 XNUMX차 권선 TXNUMX, TXNUMX의 다른 절반은 이러한 변압기 코어의 감자 회로를 형성합니다. 변압기 T2, T3은 하프 브리지 인버터의 강력한 트랜지스터를 제어합니다. 마이크로 회로의 출력 트랜지스터를 전환하면 제어 변압기 T2, T3의 1차 권선에 펄스 제어 EMF가 나타납니다. 이러한 EMF 전력 트랜지스터 Q2의 영향으로 Q5는 조정 가능한 일시 중지("데드 존")와 함께 번갈아 열립니다. 따라서 교류 전류는 톱니파 전류 펄스의 형태로 전원 펄스 트랜스포머(T5)의 1차 권선을 통해 흐른다. 이것은 2 차 권선 T1가 전기 브리지의 대각선에 포함되어 있기 때문에 한 팔은 트랜지스터 Q2, Q1로, 다른 팔은 커패시터 C2, C5로 형성됩니다. 따라서 트랜지스터 Q1, Q2 중 하나가 열리면 XNUMX차 권선 TXNUMX는 커패시터 CXNUMX 또는 CXNUMX 중 하나에 연결되어 트랜지스터가 열려 있는 전체 시간 동안 전류가 흐르게 합니다. 댐퍼 다이오드 D1, D2는 트랜지스터 Q5, Q1의 폐쇄 상태 동안 2차 권선 TXNUMX의 누설 인덕턴스에 저장된 에너지를 소스로 되돌립니다(복구). 4차 권선 T7를 분로하는 회로 C5, R5은 트랜지스터 Q1, Q2가 닫힐 때 XNUMX차 권선 TXNUMX의 인덕턴스와 인터턴 커패시턴스에 의해 형성된 회로에서 발생하는 고주파 기생 발진 프로세스의 억제에 기여하고, XNUMX차 권선을 통과하는 전류가 갑자기 멈출 때. 3차 권선 T5와 직렬로 연결된 커패시터 C5은 XNUMX차 권선 TXNUMX를 통과하는 전류의 DC 성분을 제거하여 코어의 바람직하지 않은 바이어스를 제거합니다. 저항 R3, R4 및 R5, R6은 각각 전력 트랜지스터 Q1, Q2의 기본 분배기를 형성하고 이러한 트랜지스터의 동적 전력 손실 측면에서 최적의 스위칭 모드를 제공합니다. 5차 권선 TXNUMX를 통한 교류의 흐름은 이 변압기의 XNUMX차 권선에 교류 직사각형 펄스 EMF를 발생시킵니다. 전력 변압기 T5에는 XNUMX개의 XNUMX차 권선이 있으며 각각의 중간 지점에서 리드가 있습니다. 권선 IV는 +5V의 출력 전압을 제공합니다. 다이오드 어셈블리 SD2(하프 브리지)는 권선 IV와 중간점이 있는 전파 정류 회로를 형성합니다(권선 IV의 중간점은 접지됨). 요소 L2, C10, C11, C12는 +5 V 채널에서 평활화 필터를 형성합니다.SD2 어셈블리의 다이오드를 스위칭할 때 발생하는 기생 고주파 진동 프로세스를 억제하기 위해 이러한 다이오드는 진정 RC 회로 C8, R10 및 C9에 의해 분로됩니다. , R11. 다이오드 어셈블리 SD2는 필요한 속도를 달성하고 정류기의 효율을 높이는 쇼트키 배리어가 있는 다이오드입니다. 권선 III과 권선 IV는 다이오드 어셈블리(하프 브리지) SD12과 함께 +1V의 출력 전압을 제공합니다. 이 어셈블리는 권선 III으로 중간 지점이 있는 전파 정류 회로를 형성합니다. 그러나 권선 III의 중간 지점은 접지되지 않고 +5V 출력 전압 버스에 연결되므로 +12V 출력 채널에서 쇼트키 다이오드를 사용할 수 있습니다. 이 연결 중에 정류기 다이오드에 적용되는 역전압은 쇼트키 다이오드에 허용되는 수준으로 감소됩니다. 요소 L1, C6, C7은 +12V 채널에서 평활화 필터를 형성합니다. 저항 R9, R12는 UPS가 주전원에서 꺼진 후 +5V 및 +12V 버스의 출력 커패시터 방전을 가속화하도록 설계되었습니다. RC 회로 C5, R8은 권선 인덕턴스 III 및 인터턴 커패시턴스에 의해 형성된 기생 회로에서 발생하는 진동 프로세스를 억제하도록 설계되었습니다. 탭이 5개인 권선 II는 -12V 및 -XNUMXV 네거티브 출력 전압을 제공합니다. 두 개의 개별 다이오드 D3, D4는 -12V 출력 채널에서 전파 정류 하프 브리지를 형성하고 -5V 채널에서는 다이오드 D6, D5을 형성합니다. 요소 L3, C14 및 L2, C12는 이러한 채널에 대한 스무딩 필터를 형성합니다. 권선 II와 권선 III은 진정 RC 회로 R13, C13에 의해 션트됩니다. 권선 II의 중심점은 접지됩니다. 출력 전압의 안정화는 다른 채널에서 다른 방식으로 수행됩니다. 음의 출력 전압 -5V 및 -12V는 선형 통합 4단자 안정기 U7905(유형 2) 및 U7912(유형 XNUMX)를 사용하여 안정화됩니다. 이를 위해 커패시터 C14, C15의 정류기 출력 전압이 이러한 안정기의 입력에 공급됩니다. 출력 커패시터 C16, C17에서 -12V 및 -5V의 안정화된 출력 전압을 얻습니다. 다이오드 D7, D9는 UPS가 네트워크에서 꺼진 후 저항 R16, R17를 통해 출력 커패시터 C14, C15의 방전을 제공합니다. 그렇지 않으면 이러한 커패시터가 스태빌라이저 회로를 통해 방전되므로 바람직하지 않습니다. 저항 R14, R15를 통해 커패시터 C14, C15도 방전됩니다. 다이오드 D5, D10은 정류기 다이오드 고장 시 보호 기능을 수행합니다. 이러한 다이오드 (D3, D4, D5 또는 D6) 중 적어도 하나가 "파손"된 것으로 판명되면 다이오드 D5, D10이 없으면 통합 스태빌라이저 U1의 입력에 양의 펄스 전압이 적용됩니다 ( 또는 U2), 전해 콘덴서 C14 또는 C15를 통해 교류가 흐르면 고장이 발생합니다. 이 경우 다이오드 D5, D10이 있으면 이러한 상황의 가능성이 제거됩니다. 전류가 그들을 통해 흐릅니다. 예를 들어, 다이오드 D3이 "파손"되면 D3을 닫아야하는 기간의 양수 부분에서 전류가 회로에서 닫힙니다. to-and D3 - L3 D7-D5- "case". 출력 전압 +5V의 안정화는 PWM 방식으로 수행됩니다. 이를 위해 측정 저항 분배기 R5, R51가 +52V 출력 전압 버스에 연결됩니다. +5V 채널의 출력 전압 레벨에 비례하는 신호는 저항 R51에서 가져와 오차 증폭기 DA3(제어 칩의 핀 1)의 반전 입력에 공급됩니다. 이 증폭기(핀 2)의 직접 입력에는 U48의 내부 기준 소스 출력에 연결된 분배기 VR1, R49, R48에 포함된 저항 R4에서 가져온 기준 전압 레벨이 공급됩니다. 칩 Uref = +5 V. 다양한 불안정 요인의 영향으로 버스 + 5 V의 전압 레벨이 있을 때 오류 증폭기 DA3. 결과적으로 U8 칩의 핀 11 및 4에서 제어 펄스의 폭(지속 시간)은 편차가 있는 +5V 출력 전압을 공칭 값으로 되돌리는 방식으로 변경됩니다(+5V의 전압이 버스가 감소하고 제어 펄스의 폭이 증가하고이 전압이 증가하면 감소합니다). 전체 제어 루프의 안정적인(기생 생성 없음) 작동은 오류 증폭기 DA3을 포함하는 주파수 종속 네거티브 피드백 체인에 의해 보장됩니다. 이 체인은 제어 칩 U3(R2, C4)의 단자 47과 27 사이에 연결됩니다. 이 UPS의 출력 전압 +12V는 안정화되지 않았습니다. 이 UPS의 출력 전압 레벨은 +5V 및 +12V 채널에 대해서만 조정됩니다.이 조정은 트리머 저항 VR3을 사용하여 오류 증폭기 DA1의 직접 입력에서 기준 전압 레벨을 변경하여 수행됩니다. UPS 설정 프로세스 중에 VR1 슬라이더의 위치를 변경하면 +5 V 버스의 전압 레벨이 특정 제한 내에서 변경되므로 +12 V 버스에서도 변경됩니다. +5V 버스의 전압은 권선 III의 중간 지점에 공급됩니다. 이 UPS의 결합된 보호에는 다음이 포함됩니다.
이러한 각 계획을 살펴보겠습니다. 제한 제어 회로는 T4 변류기를 센서로 사용하며 5차 권선은 TXNUMX 전원 펄스 변압기의 XNUMX차 권선과 직렬로 연결됩니다. 저항 R42는 4차 권선 T20의 부하이고 다이오드 D21, D42은 부하 RXNUMX에서 가져온 교번 펄스 전압을 정류하기 위한 전파 회로를 형성합니다. 저항 R59, R51은 분배기를 형성합니다. 전압의 일부는 커패시터 C25에 의해 평활화됩니다. 이 커패시터의 전압 레벨은 파워 트랜지스터 Q1, Q2의 베이스에서 제어 펄스의 폭에 비례합니다. 이 레벨은 저항 R44를 통해 오류 증폭기 DA4(U15 칩의 핀 4)의 반전 입력에 공급됩니다. 이 증폭기의 직접 입력(핀 16)은 접지되어 있습니다. 다이오드 D20, D21은 전류가 이러한 다이오드를 통해 흐를 때 커패시터 C25가 (공통 와이어에 비해) 음의 전압으로 충전되도록 연결됩니다. 정상 작동에서 제어 펄스의 폭이 허용 한계를 초과하지 않으면 핀 15의 전위는 Uref 버스가 있는 저항 R45를 통해 이 핀이 연결되기 때문에 양수입니다. 어떤 이유로 제어 펄스 폭이 과도하게 증가하면 커패시터 C25 양단의 음의 전압이 증가하고 출력 15의 전위는 음이 됩니다. 이것은 이전에 4V와 같았던 오류 증폭기 DA0의 출력 전압으로 이어집니다. 제어 펄스의 폭이 더 증가하면 PWM 비교기 DA2의 스위칭 제어가 증폭기 DA4로 전달되고, 다음과 같이 제어 펄스 폭의 후속 증가가 더 이상 발생하지 않습니다(제한 모드). 이 펄스의 폭은 오류 증폭기 DA3의 직접 입력에서 피드백 신호의 레벨에 의존하지 않습니다. 부하 단락에 대한 보호 회로는 조건부로 양 전압을 생성하는 채널 보호와 음 전압을 생성하는 채널 보호로 나눌 수 있으며, 이는 거의 동일한 방식으로 회로에 구현됩니다. 양의 전압 (+5V 및 +12V)을 생성하기 위해 채널 부하의 단락 보호 회로 센서는 이러한 채널의 출력 버스 사이에 연결된 다이오드 저항 분배기 D11, R17입니다. 다이오드 D11 애노드의 전압 레벨은 제어 신호입니다. 정상 작동에서 +5V 및 +12V 채널의 출력 버스 전압이 공칭 값을 가질 때 다이오드 D11의 애노드 전위는 약 +5,8V입니다. 디바이더 센서를 통해 전류는 회로를 따라 +12V 버스에서 +5V 버스로 흐릅니다. +12V 버스 - R17-D11 - +5V 버스. 애노드 D11의 제어 신호는 저항 분배기 R18, R19에 공급됩니다. 이 전압의 일부는 저항 R19에서 가져 와서 LM1N 유형의 U3 칩 비교기 339의 직접 입력에 공급됩니다. 기준 전압 레벨은 제어 칩 U27의 기준 소스 Uref=+26V의 출력에 연결된 분배기 R27, R5의 저항 R4로부터 이 비교기의 반전 입력에 공급된다. 기준 레벨은 정상 작동 중에 비교기 1의 직접 입력 전위가 역 입력 전위를 초과하도록 선택됩니다. 그런 다음 비교기 1의 출력 트랜지스터가 닫히고 UPS 회로는 PWM 모드에서 정상적으로 작동합니다. 예를 들어 +12V 채널의 부하에서 단락이 발생한 경우 다이오드 D11의 양극 전위는 1V가 되므로 비교기 4의 반전 입력 전위는 직접 입력하고 비교기의 출력 트랜지스터가 켜집니다. 이렇게 하면 Q39 트랜지스터가 닫히게 되며 일반적으로 회로를 통해 흐르는 기본 전류에 의해 열립니다. Upom 버스 - R36 - R4 b-e QXNUMX - "본체". 비교기 1의 출력 트랜지스터를 켜면 저항 R39가 "본체"에 연결되므로 트랜지스터 Q4는 제로 바이어스에 의해 수동적으로 닫힙니다. 트랜지스터 Q4를 닫으면 보호 지연 링크 역할을 하는 커패시터 C22의 충전이 수반됩니다. UPS가 모드에 들어가는 과정에서 +5V 및 +12V 버스의 출력 전압이 즉시 나타나지 않고 고용량 출력 커패시터가 충전되기 때문에 지연이 필요합니다. 반대로 Uref 소스의 기준 전압은 UPS가 네트워크에 연결된 직후에 나타납니다. 따라서 시작 모드에서 비교기 1이 스위칭되고 출력 트랜지스터가 열리고 지연 커패시터 C22가 없으면 UPS가 켜지는 즉시 보호 작동이 시작됩니다. 그러나 C22는 회로에 포함되어 있으며 전압이 Upom 버스에 연결된 분배기의 저항 R37, R58 값에 의해 결정된 레벨에 도달하고 트랜지스터의 기반이 된 후에 만 보호 동작이 발생합니다 Q5. 이런 일이 발생하면 트랜지스터 Q5가 켜지고 저항 R30이이 트랜지스터의 작은 내부 저항을 통해 "케이스"에 연결됩니다. 따라서 트랜지스터 Q6의 기본 전류가 Uref - e-b Q6 - R30 - e-Q5 "케이스" 회로를 통해 흐르는 경로가 나타납니다. 트랜지스터 Q6은 이 전류로 포화 상태로 열리고 그 결과 트랜지스터 Q5의 에미터에 의해 전원이 공급되는 전압 Uref = 6V가 낮은 내부 저항을 통해 제어 칩 U4의 핀 4에 적용됩니다. 이는 앞에서 설명한 것처럼 미세 회로의 디지털 경로 중지, 출력 제어 펄스 손실 및 전력 트랜지스터 Q1, Q2의 스위칭 종료, 즉. 안전 종료. +5V 채널 부하의 단락 회로는 다이오드 D11의 애노드 전위를 약 +0,8V로 만듭니다. 따라서 비교기(1)의 출력 트랜지스터가 열리고 보호 차단이 발생합니다. 마찬가지로 U5 마이크로 회로의 비교기 12에서 음의 전압 (-2V 및 -3V)을 생성하기 위해 채널 부하에 단락 보호 기능이 내장되어 있습니다. 요소 D12, R20은 음의 전압을 생성하기 위해 채널의 출력 버스 사이에 연결된 다이오드 저항 분배기 센서를 형성합니다. 제어 신호는 다이오드 D12의 음극 전위입니다. 채널 부하 -5V 또는 -12V에서 단락이 발생하면 음극 D12의 전위가 상승합니다(채널 부하 -5,8V에서 단락이 있는 경우 -0에서 12V로, 단락이 있는 경우 최대 -0,8V까지) 채널 부하 -5 V의 회로) . 이러한 경우에 비교기 2의 정상적으로 닫힌 출력 트랜지스터가 열리고 위의 메커니즘에 따라 보호 기능이 작동합니다. 이 경우 저항 R27의 기준 레벨은 비교기 2의 직접 입력에 공급되고 반전 입력의 전위는 저항 R22, R21의 값에 의해 결정됩니다. 이 저항은 바이폴라 전력 분배기를 형성합니다 (저항 R22는 Uref = +5V 버스에 연결되고 저항 R21은 다이오드 D12의 음극에 연결되며 이미 언급했듯이 정상적인 UPS 작동에서 전위는 -5,8V입니다. ). 따라서 비교기 2의 반전 입력의 전위는 정상 동작 시 직접 입력의 전위보다 낮게 유지되고 비교기의 출력 트랜지스터는 닫힙니다. +5 V 버스의 출력 과전압에 대한 보호는 ZD1, D19, R38, C23 요소에서 구현됩니다. 제너 다이오드 ZD1(내압 5,1V)은 +5V 출력 전압 버스에 연결되므로 이 버스의 전압이 +5,1V를 초과하지 않는 한 제너 다이오드는 닫히고 트랜지스터는 Q5도 닫힙니다. +5V 버스의 전압이 +5,1V 이상으로 증가하면 제너 다이오드가 "돌파"되고 잠금 해제 전류가 트랜지스터 Q5의 베이스로 흘러 트랜지스터 Q6이 열리고 제어 칩 U5의 핀 4에서 전압 Uref = +4V. 안전 종료. 저항 R38은 제너 다이오드 ZD1의 안정기입니다. 커패시터 C23은 +5 V 버스에서 임의의 단기 전압 서지가 발생하는 동안(예: 부하 전류의 급격한 감소 후 전압 설정의 결과) 트리핑으로부터 보호를 방지합니다. 다이오드 D19가 디커플링 중입니다. 이 UPS의 PG 신호 생성 회로는 이중 기능이며 U3 마이크로 회로와 Q4 트랜지스터의 비교기 (3) 및 (3)에 조립됩니다. 이 회로는 1차 권선 T1에 공급 전압이 있는 경우에만 이 권선에 작용하는 시동 변압기 TXNUMX의 XNUMX차 권선에 교류 저주파 전압의 존재를 제어하는 원리를 기반으로 합니다. UPS가 주전원에 연결되어 있는 동안. UPS를 켠 직후 거의 즉시 제어 칩 U30와 보조 칩 U4에 전원을 공급하는 커패시터 C3에 보조 전압 Upom이 나타납니다. 또한, 기동 변압기(T1)의 13차 권선으로부터 다이오드(D23) 및 한류 저항(R19)을 통한 교류 전압이 커패시터(C19)를 충전한다. 저항 분배기 R24, R25에는 C25의 전압이 공급됩니다. 저항 R3를 사용하면이 전압의 일부가 비교기 4의 직접 입력에 적용되어 출력 트랜지스터가 닫힙니다. 그 직후에 U5 마이크로 회로 Uref = +26 V의 내부 기준 소스의 출력 전압이 분배기 R27, R3에 공급됩니다. 따라서 저항 R27의 기준 레벨은 비교기(3)의 반전 입력에 공급된다. 단, 이 레벨은 직접 입력 시의 레벨보다 낮게 선택되므로 비교기(20)의 출력 트랜지스터는 닫힌 상태를 유지한다. 따라서 유지 커패시턴스 C39을 충전하는 프로세스는 Upom - R30 - R20 - CXNUMX - "본체"의 체인을 따라 시작됩니다. 커패시터 C20이 충전됨에 따라 증가하는 전압은 U4 마이크로 회로의 역 입력 3에 적용됩니다. 이 비교기의 직접 입력에는 Upom 버스에 연결된 분배기 R32, R31의 저항 R32에서 전압이 공급됩니다. 충전 커패시터 C20의 전압이 저항 R32의 전압을 초과하지 않는 한 비교기(4)의 출력 트랜지스터는 닫힙니다. 따라서 개방 전류는 Upom - R3 - R33 - b-e Q34 - "케이스" 회로를 통해 트랜지스터 Q3의 베이스로 흐릅니다. 트랜지스터 Q3은 포화 상태에 있으며 수집기에서 가져온 PG 신호는 수동적으로 낮고 프로세서가 시작되지 않도록 합니다. 이 시간 동안 커패시터 C20의 전압 레벨이 저항 R32의 레벨에 도달하는 동안 UPS는 공칭 작동 모드, 즉 모든 출력 전압이 완전히 나타납니다. C20의 전압이 R32의 전압을 초과하면 비교기 4가 전환되고 출력 트랜지스터가 켜집니다. 이로 인해 트랜지스터 Q3이 닫히고 컬렉터 부하 R35에서 가져온 PG 신호가 활성화(H 레벨)되어 프로세서를 시작할 수 있습니다. UPS가 주전원에서 꺼지면 시작 변압기 T1의 19차 권선에서 교류 전압이 사라집니다. 따라서 커패시터 C1 양단의 전압은 후자의 낮은 커패시턴스(XNUMXμF)로 인해 급격히 감소합니다. 저항 R25의 전압 강하가 저항 R27의 전압 강하보다 낮아지면 비교기 3이 전환되고 출력 트랜지스터가 켜집니다. 이것은 제어 칩 U4의 출력 전압의 보호 차단을 수반합니다. 오픈 트랜지스터 Q4. 또한 비교기 3의 출력 트랜지스터 개방을 통해 회로를 따라 커패시터 C20의 가속 방전 프로세스가 시작됩니다. (+) C20 - R61 - D14 - 비교기 3 출력 트랜지스터의 k-e - "케이스" . C20의 전압 레벨이 R32의 전압 레벨보다 낮아지면 비교기 4가 전환되고 출력 트랜지스터가 꺼집니다. 이렇게 하면 UPS 출력 버스 전압이 허용할 수 없을 정도로 떨어지기 시작하기 전에 Q3이 열리고 PG 신호가 비활성화됩니다. 이것은 컴퓨터의 시스템 재설정 신호를 초기화하고 컴퓨터의 전체 디지털 부분을 재설정합니다. PG 신호 생성 회로의 두 비교기 3과 4는 각각 저항 R28과 R60으로 포지티브 피드백으로 덮여 있어 스위칭 속도를 높입니다. 이 UPS의 모드로의 원활한 전환은 전통적으로 U24 제어 칩의 핀 41에 연결된 형성 체인 C4, R4을 사용하여 제공됩니다. 출력 펄스의 가능한 최대 지속 시간을 결정하는 핀 4의 잔류 전압은 분배기 R49, R41에 의해 설정됩니다. 팬 모터는 추가 디커플링 L 자형 필터 R14, C12를 통해 -16V 전압 생성 채널의 커패시터 C15의 전압으로 전원을 공급받습니다. 저자: Golovkov A. V., Lubitsky V. B. 다른 기사 보기 섹션 전원 공급 장치. 읽고 쓰기 유용한 이 기사에 대한 의견. 과학 기술의 최신 뉴스, 새로운 전자 제품: 터치 에뮬레이션을 위한 인조 가죽
15.04.2024 펫구구 글로벌 고양이 모래
15.04.2024 배려심 많은 남자의 매력
14.04.2024
다른 흥미로운 소식: ▪ Ionistors는 전기 오토바이의 자율 주행 거리를 증가시켰습니다.
무료 기술 라이브러리의 흥미로운 자료: ▪ 기사 버터에 치즈처럼 스케이트를 타십시오. 대중적인 표현 ▪ 기사 역사상 가장 비싼 하이픈으로 명명된 하이픈은 무엇입니까? 자세한 답변 ▪ 기사 장치 펄스 및 흡입-내쉬기. 무선 전자 및 전기 공학 백과사전 ▪ 기사 급속 배터리 충전기. 무선 전자 및 전기 공학 백과사전 이 페이지의 모든 언어 홈페이지 | 도서관 | 조항 | 사이트 맵 | 사이트 리뷰 www.diagram.com.ua |